bokomslag Implementierung Einer Hochleistungsfhigen 32-Bit RISC Core Architektur
Vetenskap & teknik

Implementierung Einer Hochleistungsfhigen 32-Bit RISC Core Architektur

Chandra Shaker Arrabotu M Rajani D Ravi Chandan

Pocket

849:-

Funktionen begränsas av dina webbläsarinställningar (t.ex. privat läge).

Uppskattad leveranstid 7-11 arbetsdagar

Fri frakt för medlemmar vid köp för minst 249:-

  • 80 sidor
  • 2023
In diesem Buch geht es um den Entwurf eines RISC-Prozessors mit Pipelining-Architektur. Das 5-stufige Pipelining wird verwendet, um die Geschwindigkeit der Operation zu verbessern. Die 5 Stufen sind Fetch, Decode, Execute, Memory und Write Back. Der Entwurfsprozess umfasst verschiedene stromsparende Techniken auf architektonischer Ebene, was beweist, dass diese Methoden effizienter sind als Back-End-Techniken zur Reduzierung des Stromverbrauchs. Eingebettete Prozessoren mit geringem Stromverbrauch werden in einer Vielzahl von Anwendungen wie Autos, Telefonen, Digitalkameras, Druckern und anderen Geräten eingesetzt. Der Grund für ihre breite Verwendung ist, dass sie klein sind, daher nicht viel Die-Fläche beanspruchen und kostengünstig herzustellen sind. Eine geringe Leistungsaufnahme hilft, die Wärmeabgabe zu reduzieren, die Batterielebensdauer zu verlängern und die Zuverlässigkeit des Geräts zu erhöhen.

  • Författare: Chandra Shaker Arrabotu, M Rajani, D Ravi Chandan
  • Format: Pocket/Paperback
  • ISBN: 9786206245520
  • Språk: Engelska
  • Antal sidor: 80
  • Utgivningsdatum: 2023-07-18
  • Förlag: Verlag Unser Wissen