bokomslag Projekt i wdrożenie DDFS z wykorzystaniem sumy produktow ważonych bitem
Vetenskap & teknik

Projekt i wdrożenie DDFS z wykorzystaniem sumy produktow ważonych bitem

Abdul Majid

Pocket

909:-

Funktionen begränsas av dina webbläsarinställningar (t.ex. privat läge).

Uppskattad leveranstid 7-11 arbetsdagar

Fri frakt för medlemmar vid köp för minst 249:-

  • 56 sidor
  • 2021
Bezporednia cyfrowa synteza czstotliwoci (Direct Digital Frequency Synthesis - DDFS) jest metod wytwarzania analogowego ksztatu fali poprzez generowanie zmiennego w czasie sygnau w postaci cyfrowej, a nastpnie jego rekonstrukcj cyfrowo-analogow. W systemie DDFS uywane s rne sowa sterujce w celu wygenerowania rnych czstotliwoci. Sowo sterujce jest sukcesywnie dodawane do poprzedniej wartoci w 20-bitowym akumulatorze. Dziewi najbardziej znaczcych bitw z tych dwudziestu jest uywanych w przetworniku cyfrowo-analogowym. Proces mikroelektroniki HCMOS 9 (130 nm) ST wykorzystywany jest poprzez zastosowanie szybkich tranzystorw NMOS i PMOS. Produkty bitowe (sygnay sterujce) s obliczane przy uyciu komplementarnej statycznej logiki CMOS, ktra nastpnie dziaa jako sygnay sterujce dla rde prdu po przejciu przez klapki D-flip. Praktyczne zagadnienia projektowe rde prdowych i czci logiki cyfrowej zostay zbadane i zaimplementowane przy uyciu rodowiska projektowego Cadence full-custom.
  • Författare: Abdul Majid
  • Format: Pocket/Paperback
  • ISBN: 9786203191851
  • Språk: Polska
  • Antal sidor: 56
  • Utgivningsdatum: 2021-01-09
  • Förlag: Wydawnictwo Nasza Wiedza